본문 바로가기
반도체 그 다음 학문/운영체제 (OS)

운영체제 TLB ( Translation Look-aside Buffer )

by 전컴반 2022. 6. 8.
반응형

TLB에 대해서 다른 포스팅에도 적어놨는데

좀 더 자세히 알고 싶다면 참고하길 바란다.

아래 내용과 대부분 겹치기 때문에 아래 포스팅만 읽어도 된다. 간단히 알길 원하면 아래 포스팅은 스킵하면 된다.

 

2022.08.24 - [내가 하는 공부/Arm] - Arm TLB란? ( page table, 48bit 가상 공간, virtual memory, ASID , TTBR )

 

Arm TLB란? ( page table, 48bit 가상 공간, virtual memory, ASID , TTBR )

TLB (Translation Lookaside Buffer) 요놈을 알기 위해선 page table이라는 개념을 알고 있어야 한다. 알아보자 page table page table이란 간단히 말해 가상 주소와 실제 주소를 mapping 하는 table이다. CPU가..

wpaud16.tistory.com

 

 

TLB  ( Translation Look-aside Buffer )

 

page table는 메인 메모리에 존재하는데 그렇다면 CPU는 메인 메모리에 최소 2번은 접근해야 원하는 데이터를 얻을 수 있다.

1. page table에 한번 접근

2. page table을 기반으로 실제 메모리로 접근

 

그러니 이런 메모리의 접근을 줄이고자 나온 게 TLB ( Translation Look-aside Buffer )다. 하드웨어적으로 지원하여 page table의 임시저장 cache 역할을 한다. 

 

TLB는 최근에 읽었던 page table을 매핑하여 저장하는데 굉장히 작다. 64 ~ 1024 entry정도다. 왜냐면 TLB에 있으면 메모리에 접근하기 전에 막아야 하기 때문에 크기를 작게 하여 속도를 높였다.

 

 

간단히 흐름을 보면,

CPU에서 나온 정보를 가지고 TLB를 탐색하고, 있다면 바로 물리 주소에 접근하고, 없다면 page table로 들어간다. 

 

 


 

core별로 각각 level cache에 매핑되어 TLB가 존재한다.

 

 

반응형

댓글